iPon Hírek

Infók a Haswellhez passzoló Intel lapkakészletekről

Dátum | 2012. 07. 11.
Szerző | J.o.k.e.r
Csoport | FŐ EGYSÉG

A kiszivárgott információkból kiderül, hogy az Intel következő generációs processzoraihoz passzoló Linx Point PCH – Platform Controller Hub – nagyjából milyen tulajdonságokkal érkezik. A Linx Point a tradicionális déli híd szerepét tölti majd be, felhasználásával B85-ös, H87-es és Z87-es lapkakészletek készülhetnek. A B85-ös lapkakészlet inkább az üzleti szegmenset veszi célba, míg a H87-es és Z87-es megoldások az átlagfelhasználók számára lesznek fontosak.

Most pedig vegyük sorra a jelenleg rendelkezésre álló információkat. A korábbi pletykák alapján már nem titok, hogy a Haswell processzorok, illetve APU egységek érkeztével sajnos processzorfoglalat-váltásra kerül sor: az eddig alkalmazott LGA-1155-ös CPU foglalat helyét átveszi az LGA-1150-es megoldás, így az új processzorok a régi alaplapokkal nem lesznek kompatibilisek. A processzorfoglalat-váltás miatt tehát új alaplapokra és így új lapkakészletekre is szükség van. Itt jön képbe a Lynx Point lapka, amely a Haswell processzorokkal karöltve a Shark Bay platformot alkotja. A lapka felhasználásával a fentebb említett három lapkakészlet már biztosan elkészül, de rajtuk kívül valószínűleg legalább három további lapkakészlet is alapoz majd az új PCH-ra.


Az új PCH esetében jó hír, hogy beépített SATA vezérlője kettő helyett immár hat darab SATA 6 Gbps-os portot kínál. A 32 nm-es gyártástechnológiával készülő Lynx Point lapka egyebek mellett natív USB 3.0-s támogatást is kínál, így maximum 6 darab USB 3.0-s port állhat rendelkezésre, lapkakészlettől és alaplaptól függően. A legfrissebb információk alapján úgy tűnik, hogy a PCH nem kínál majd natív Thunderbolt támogatást, pedig a korábbi pletykák még ennek ellenkezőjében bíztak.


Biztosnak tűnik, hogy a Rapid Storage Technológia továbbfejlődik, így bizonyos szintű testreszabhatóságot biztosít majd a felhasználók számára. A sorban a Fast Boot eljárás is helyet kap, ami a rendszer boot idejének csökkentésében játszik fontos szerepet, méghozzá úgy, hogy Intel SSD-re támaszkodik gyorsítótárként. Az új PCH esetében további jó hír, hogy elődeinél energiatakarékosabban üzemel majd, illetve a csíkszélesség-váltásnak köszönhetően kompaktabb is lesz, mint a korábbi PCH-k.

A Lynx Point lapka köré épülő lapkakészletek és az azokat alkalmazó alaplapok a jelenlegi tervek szerint a következő év második negyedévében debütálnak, várhatóan a Haswell processzorokkal karöltve.

Új hozzászólás írásához előbb jelentkezz be!

Eddigi hozzászólások

11. gyenesmart...
2012.07.11. 18:32
Processzor erőben is gyorsabbak lesznek vagy csak igp?
 
Válasz írásához előbb jelentkezz be!
10. Zack( ro)
2012.07.11. 19:02
gyenesmartin, szerintem mindkettoben kicsit fog fejlodni.
En arra lennek kivancsi, hogy ez mar DDR4-gyel jol vagy az a kovetkezo fazisban a Broadwell (vagy hogy hivjak) kodnev alatt jon?
 
Válasz írásához előbb jelentkezz be!
9. tibaimp
2012.07.11. 21:37
cpu-ban várható megint egy +10% minimum, az igp-ben meg a fene tudja, állítólag nagy durranás lesz, majd meglátjuk.
Úgy tudom nem lesz ddr4 támogatás.
 
Válasz írásához előbb jelentkezz be!
8. irdatlanno...
2012.07.12. 07:14
hova is rohanunk....
 
Válasz írásához előbb jelentkezz be!
7. Zack( ro)
2012.07.12. 07:30
A franc a DDR4 meg a Broadwell-el sem jon. Csak a Skylake-el
 
Válasz írásához előbb jelentkezz be!
6. bodomehesz...
2012.07.12. 09:02
tibaimp - 2012-07-11 21:37:17 - jó az 20%-os minimumnak is, az előző szériákra visszatekintve. Majd meglátod, hogy a 10%-al keveset mondtál nagyon.
 
Válasz írásához előbb jelentkezz be!
5. Zack( ro)
2012.07.12. 09:53
bodomeheszet: szerintem is. Ez most "nagyobb" szeria lepes lesz mind SB->IB.
Features carried over from Ivy Bridge
A 22 nm manufacturing process.
3D tri-gate transistors (Ivy Bridge processors and onwards).
A 14-stage pipeline (since the Core microarchitecture).
Mainstream up to quad-core.
Native support for dual channel DDR3.
32KB data + 32KB instruction L1 cache per core.
256KB L2 data cache per core and up to 32MB L3 cache shared by all cores.
Confirmed new features
Advanced Vector Extensions 2 (AVX2) instruction set, also called Haswell New Instructions (includes gather, bit manipulation, and FMA3 support).
New sockets — LGA 1150 for desktops and rPGA947 & BGA1364 for the mobile market.
Intel Transactional Synchronization Extensions (TSX).
Graphics support in hardware for Direct3D 11.1 and OpenGL 3.2.
Expected features
32 nm PCH.
A new cache design.
Support for Thunderbolt technology.
There will be three versions of the integrated GPU: GT1, GT2, and GT3. According to vr-zone, the fastest version (GT3) will have 20 execution units (EU).
Another source, SemiAccurate, however says that the GT3 will have 40 EUs with an accompanying 64MB cache on an interposer.[16] An additional source, AnandTech, agrees that GT3 will have 40EUs, but makes no mention of an interposer.
Haswell's predecessor, Ivy Bridge, has a maximum of 16 EUs.
New advanced power-saving system.
Base clock (BClk) increase to 133 MHz.[citation needed]
128 bytes cache line.[citation needed]
Execution trace cache will be included L2 caching design.[citation needed]
Fully integrated voltage regulator, thereby moving another component from the motherboard onto the CPU.
25, 37, 47, 57W TDP mobile processors.
77/65/55/45/35W and ~100W+ (high-end) TDP desktop processors.
15W TDP processors for the Ultrabook platform (multi-chip package like Westmere).
 
Válasz írásához előbb jelentkezz be!
4. Juliska
2012.07.12. 10:13
bodomeheszet: A változásokat látva csak akkor lesz lényeges sebességtöbblet, ha a programozó kihasználja az AVX 2-t és vele a TSX-et. Anélkül nincs sok extra. Csak az órajel, ami dönt. Nagyon jó szerintem, hogy lesz BMI, megkönnyítheti az igpu általános kihasználását. Az FMA3 viszont szomorú, nem vagyok mérnök, de mint programozó az FMA4-nek örülnék, az FMA3-mal több munka van.
 
Válasz írásához előbb jelentkezz be!
3. kiberg
2012.07.12. 14:54
Miért olyan nagy szám a DDR4???? Tudtommal még a leggyorsabb proci is megelégedne még egy jobb fajta DDR2-vel is, mivel jelenleg még nagyon nem a memória sávszél a szűk keresztmetszet. Szóval nem tudom akkor miért baj hogy nem vezetik be, ha szükség lenne rá már megjelenne a haswell-ben.
 
Válasz írásához előbb jelentkezz be!
2. tibaimp
2012.07.12. 18:29
bodomeheszet - 2012-07-12 09:02:43: igazad lehet!
 
Válasz írásához előbb jelentkezz be!
1. tibaimp
2012.07.12. 18:35
Zack( ro): ha jól értem amit írtál egy része az igp-re vonatkozik, miszerint:
40EU+64MB cache lesz benne, szemben az Ivy 16EU egységével.
Ha ez igaz, akkor az a 40EU szakítani fog, már most ez a 16EU sem semmi a sandy-hez képest!
 
Válasz írásához előbb jelentkezz be!